# Instruções aritméticas e lógicas e de acesso à memória

Caminho de dados (inclui sw)



# Comparação de add e lw

| add rd, rs, rt                 | lw rt, imm(rs)          |  |  |
|--------------------------------|-------------------------|--|--|
| Leitura da                     | instrução               |  |  |
| Identificação d                | da instrução            |  |  |
| Leitura dos registos (rs e rt) | Leitura do registo (rs) |  |  |
| Soma (de rs e rt)              | Soma (de rs e imm)      |  |  |
|                                | Acesso à memória        |  |  |
| Escrita do registo (rd)        | Escrita do registo (rt) |  |  |

| opcode | rs | rt | rd | shamt | funct |
|--------|----|----|----|-------|-------|

| opcode | rs | rt | imm |
|--------|----|----|-----|

### Instrução beq

É uma instrução tipo-l



#### Execução

- Leitura da instrução Identificação da instrução
- 2. Leitura do conteúdo dos registos rs e rt
- 3. Comparação dos valores lidos
- 4. Escolha do endereço da próxima instrução a executar:

$$PC+4$$
 ou  $4 \times imm + PC+4$ 

Valores calculados em paralelo

### Caminho de dados parcial para beq



# Caminho de dados completo

Para as instruções add, sub, and, or, slt, lw, sw e beq



### Caminho de dados e controlo



## Controlo da operação da ALU

| Instruction opcode | ALUOp | Instruction operation | Funct field | Desired<br>ALU action | ALU control input |
|--------------------|-------|-----------------------|-------------|-----------------------|-------------------|
| LW                 | 00    | load word             | XXXXXX      | add                   | 0010              |
| SW                 | 00    | store word            | XXXXXX      | add                   | 0010              |
| Branch equal       | 01    | branch equal          | XXXXXX      | subtract              | 0110              |
| R-type             | 10    | add                   | 100000      | add                   | 0010              |
| R-type             | 10    | subtract              | 100010      | subtract              | 0110              |
| R-type             | 10    | AND                   | 100100      | AND                   | 0000              |
| R-type             | 10    | OR                    | 100101      | OR                    | 0001              |
| R-type             | 10    | set on less than      | 101010      | set on less than      | 0111              |

| ALL    | ALUOp  |    |    | Funct |    |    |    |           |
|--------|--------|----|----|-------|----|----|----|-----------|
| ALUOp1 | ALUOp0 | F5 | F4 | F3    | F2 | F1 | FO | Operation |
| 0      | 0      | Χ  | Х  | Χ     | Х  | Х  | Х  | 0010      |
| X      | 1      | Χ  | Х  | Χ     | Х  | Х  | Х  | 0110      |
| 1      | Х      | Х  | Х  | 0     | 0  | 0  | 0  | 0010      |
| 1      | Х      | Х  | Х  | 0     | 0  | 1  | 0  | 0110      |
| 1      | X      | Χ  | Х  | 0     | 1  | 0  | 0  | 0000      |
| 1      | Х      | Х  | Х  | 0     | 1  | 0  | 1  | 0001      |
| 1      | Х      | Х  | Х  | 1     | 0  | 1  | 0  | 0111      |

## Lógica de controlo da ALU

```
\begin{split} & \text{Operation}_3 = 0 \\ & \text{Operation}_2 = \underbrace{\text{ALUOp}_0}_{\text{OPOPATION}_1} \text{ OR } \underbrace{\text{ALUOp}_1}_{\text{AND}} \text{ AND } F_1 \\ & \text{Operation}_1 = \underbrace{\text{ALUOp}_1}_{\text{AND}} \text{ OR } F_2 \\ & \text{Operation}_0 = \text{ALUOp}_1 \text{ AND } (F_3 \text{ OR } F_0) \end{split}
```



# Sinais de controlo (1)

| Signal<br>name | Effect when deasserted                                                                       | Effect when asserted                                                                                    |
|----------------|----------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------|
| RegDst         | The register destination number for the Write register comes from the rt field (bits 20:16). | The register destination number for the Write register comes from the rd field (bits 15:11).            |
| RegWrite       | None.                                                                                        | The register on the Write register input is written with the value on the Write data input.             |
| ALUSrc         | The second ALU operand comes from the second register file output (Read data 2).             | The second ALU operand is the sign-<br>extended, lower 16 bits of the instruction.                      |
| PCSrc          | The PC is replaced by the output of the adder that computes the value of PC + 4.             | The PC is replaced by the output of the adder that computes the branch target.                          |
| MemRead        | None.                                                                                        | Data memory contents designated by the address input are put on the Read data output.                   |
| MemWrite       | None.                                                                                        | Data memory contents designated by the address input are replaced by the value on the Write data input. |
| MemtoReg       | The value fed to the register Write data input comes from the ALU.                           | The value fed to the register Write data input comes from the data memory.                              |

### PCSrc = Branch AND Zero

| Instruction | RegDst | ALUSrc | Memto-<br>Reg | Reg-<br>Write |   | Mem-<br>Write | Branch | ALUOp1 | ALUOp0 |
|-------------|--------|--------|---------------|---------------|---|---------------|--------|--------|--------|
| R-format    | 1      | 0      | 0             | 1             | 0 | 0             | 0      | 1      | 0      |
| 1 w         | 0      | 1      | 1             | 1             | 1 | 0             | 0      | 0      | 0      |
| SW          | Х      | 1      | Х             | 0             | 0 | 1             | 0      | 0      | 0      |
| beq         | Х      | 0      | Х             | 0             | 0 | 0             | 1      | 0      | 1      |

# Sinais de controlo (2)

Valor dos sinais em função do opcode

| Input or output | Signal name | R-format | 1 w | SW | beq |
|-----------------|-------------|----------|-----|----|-----|
| Inputs          | Op5         | 0        | 1   | 1  | 0   |
|                 | Op4         | 0        | 0   | 0  | 0   |
|                 | Op3         | 0        | 0   | 1  | 0   |
|                 | Op2         | 0        | 0   | 0  | 1   |
|                 | Op1         | 0        | 1   | 1  | 0   |
|                 | Op0         | 0        | 1   | 1  | 0   |
| Outputs         | RegDst      | 1        | 0   | Х  | Х   |
|                 | ALUSrc      | 0        | 1   | 1  | 0   |
|                 | MemtoReg    | 0        | 1   | Х  | Х   |
|                 | RegWrite    | 1        | 1   | 0  | 0   |
|                 | MemRead     | 0        | 1   | 0  | 0   |
|                 | MemWrite    | 0        | 0   | 1  | 0   |
|                 | Branch      | 0        | 0   | 0  | 1   |
|                 | ALUOp1      | 1        | 0   | 0  | 0   |
|                 | ALUOp0      | 0        | 0   | 0  | 1   |

### Lógica de controlo

#### Descodificador



### Partes activas para instruções tipo-R



### Partes activas para lw



### Partes activas para beq



# Instrução j (jump)

j imm

É uma instrução tipo-J



#### Execução

- Leitura da instrução Identificação da instrução
- 2. Cálculo do endereço da próxima instrução a executar:



# Caminho de dados e controlo com jump



# Caminho de dados completo

Observações

Trata-se de uma implementação monociclo

Todas as instruções executam num único ciclo de relógio

### E o delay slot?

Nesta implementação não faz sentido falar de delay slot

No fim do ciclo em que uma instrução de salto é executada, é conhecido o endereço da próxima instrução a ser executada, seja o destino do salto ou  $PC \,+\, 4$ 

# Duração de um ciclo (1)

#### Latência de um circuito

Tempo desde que os valores estão presentes nas entradas do circuito até às suas saídas estarem estabilizadas

### Exemplos

| Memória(s)        | 200 ps |
|-------------------|--------|
| ALU               | 200 ps |
| Banco de registos | 100 ps |

### Caminho crítico de uma instrução

Caminho (no processador) cuja duração, se aumentar, provoca o aumento da duração da instrução

Compreende a sequência de operações, efectuadas durante a execução da instrução, cuja duração é mais longa

# Fases da execução de add, lw e beq

| add rd, rs, rt             | lw rt, imm(rs)        | beq rs, rt, imm |  |  |  |  |  |  |
|----------------------------|-----------------------|-----------------|--|--|--|--|--|--|
| Leitura da instrução       |                       |                 |  |  |  |  |  |  |
| Identificação da instrução |                       |                 |  |  |  |  |  |  |
| Leitura de rs e rt         | Leitura de rs e rt    |                 |  |  |  |  |  |  |
| Soma de rs e rt            | Comparação de rs e rt |                 |  |  |  |  |  |  |
|                            |                       |                 |  |  |  |  |  |  |
| Escrita de rd              | Escrita de rt         |                 |  |  |  |  |  |  |

(O cálculo do novo valor do PC é efectuado em paralelo)

# Duração de um ciclo (2)

### Implementação monociclo

Todas as instruções levam o mesmo tempo: 1 ciclo

Duração do ciclo de relógio tem de acomodar a instrução cujo caminho crítico tem maior duração

### Tempos por instrução

| Instruction class                 | Instruction<br>fetch | Register read | ALU operation | Data<br>access | Register<br>write | Total<br>time |
|-----------------------------------|----------------------|---------------|---------------|----------------|-------------------|---------------|
| Load word (1w)                    | 200 ps               | 100 ps        | 200 ps        | 200 ps         | 100 ps            | 800 ps        |
| Store word (SW)                   | 200 ps               | 100 ps        | 200 ps        | 200 ps         |                   | 700 ps        |
| R-format (add, sub, AND, OR, slt) | 200 ps               | 100 ps        | 200 ps        |                | 100 ps            | 600 ps        |
| Branch (beq)                      | 200 ps               | 100 ps        | 200 ps        |                |                   | 500 ps        |

A instrução com a duração mais longa é lw

$$T \ge 800 \, ps \equiv f \le 1.25 \, GHz$$